ARM在其于2019年首次发布的Neoverse平台上提供了最新的路线图,列出了更多关于未来发展的内容。
目前的Neoverse N1设计达到128核和128线程,而未来的N2产品预计将巩固该设计,同时显著改进所有其他指标。
不惜一切代价追求纯粹的性能,ARM Neoverse N2的设计肯定会让英特尔和AMD注意到这一点。基于5 nm的节点,Perseus将提供多达192个内核和350瓦的TDP,在关键类别上可以与EPYC和Xeon相媲美,甚至有可能超过它们。
同时,V1可能具有较低的内核数量,但将提供更好的每线程性能(与每套接字性能相比)。
Neoverse V1和N2都支持SVE(Scalable Vector Extensions,可缩放矢量扩展),SVE(Scalable Vector Extensions)也用于驱动世界上速度最快的超级计算机的富士通A64FX芯片。
根据AnandTech的Andrei Frumusanu的说法,V1可能会是ARM v8.4+SVE1设计,而N2可能会采用v9+SVE2设计。
基于N2和V1平台的处理器还将提供第5代PCIe,支持DDR5和HBM2e内存。
另外,本月早些时候以400亿美元收购ARM的NVIDIA很可能已经看到了现在宣布的内容,新的ISA规范和高性能核心设计将在2021年和2022年发布。